Akeana 獲逾億美元資金挹注,正式推出 RISC-V CPU 產品線,挑戰 Arm 龍頭地位

Akeana 獲逾億美元資金挹注,正式推出 RISC-V CPU 產品線,挑戰 Arm 龍頭地位

ADVERTISEMENT

Akeana 在過去幾年中獲得了超過 1 億美元的資金,現在正式推出了備受期待的 RISC-V CPU 設計產品線,目標應用範圍從嵌入式系統到資料中心系統。

隨著這次的產品推出,Akeana 表示自己已經準備好迎接來自 RISC-V 同行和 Arm 的挑戰。

自從 2021 年由前 Marvell 員工(其中兩位在 Cavium 被 Marvell 收購之前就在那裡工作)創立以來,Akeana 一直對其 RISC-V 晶片的開發守口如瓶,並處於隱身模式。但在三年和超過 1 億美元的資金支持下,這家新創公司終於揭露並推出了其 RISC-V 藍圖,這些設計已經可以授權給客戶使用,並聲稱將挑戰由 Arm、SiFive、Andes 等公司所建立的「半導體行業現狀」。

這些豪言壯語的背後是三款 RISC-V CPU 核心、各種晶片構建模組,以及其 AI 矩陣運算引擎,Akeana 表示該引擎可以處理機器學習工作負載中的矩陣乘法運算。

這家無晶圓廠公司的 100 系列 CPU 為 32 位元,主要用於邊緣設備的嵌入式系統單晶片(SoCs)和微控制器。更高階的 1000 系列提供與記憶體管理單元、有序和無序流水線、多線程、向量擴展以及可選的 AI 擴展配對的 64 位元核心。

也許最有趣的是 Akeana 的 5000 系列核心,這些核心是 64 位元,基本上是 1000 系列核心的放大版,只執行無序指令,專為高性能應用(如個人電腦和資料中心設備)而設計。Akeana 自豪地表示,這些核心的單線程性能「遠高於」1000 系列,但沒有提供任何具體數字。

該公司設想筆記型電腦晶片可以將 1000 和 5000 系列核心一起用於大小核或混合設計,這是 Apple、Intel、AMD 和 Qualcomm 都採用的策略。

每個系列產品堆疊提供三到四種變體,範圍涵蓋指令調度配置、快取大小、流水線級數和其他特性。叢集最多可以有八個核心,但目前尚不清楚單個晶片的核心和叢集限制是多少,以及擴展性如何。我們猜想現在還為時尚早。

Akeana 用於構建系統單晶片 (SoC) 的 IP 模組包括一致性叢集快取和 I/O MMU,以及主要用於資料中心晶片的可擴展網格和一致性集線器技術。

所有三種核心類型和 IP 都已準備好今天授權給客戶,讓他們可以將其放入自己的處理器中。

netizen
作者

一個老派的科技媒體工作者,對於最新科技動態、最新科技訊息的觀察報告。

使用 Facebook 留言
發表回應
謹慎發言,尊重彼此。按此展開留言規則